1/* SPDX-License-Identifier: GPL-2.0
2 *
3 * Copyright 2016-2018 HabanaLabs, Ltd.
4 * All Rights Reserved.
5 *
6 */
7
8/************************************
9 ** This is an auto-generated file **
10 ** DO NOT EDIT BELOW **
11 ************************************/
12
13#ifndef ASIC_REG_TPC6_QM_REGS_H_
14#define ASIC_REG_TPC6_QM_REGS_H_
15
16/*
17 *****************************************
18 * TPC6_QM (Prototype: QMAN)
19 *****************************************
20 */
21
22#define mmTPC6_QM_GLBL_CFG0 0xF88000
23
24#define mmTPC6_QM_GLBL_CFG1 0xF88004
25
26#define mmTPC6_QM_GLBL_PROT 0xF88008
27
28#define mmTPC6_QM_GLBL_ERR_CFG 0xF8800C
29
30#define mmTPC6_QM_GLBL_SECURE_PROPS_0 0xF88010
31
32#define mmTPC6_QM_GLBL_SECURE_PROPS_1 0xF88014
33
34#define mmTPC6_QM_GLBL_SECURE_PROPS_2 0xF88018
35
36#define mmTPC6_QM_GLBL_SECURE_PROPS_3 0xF8801C
37
38#define mmTPC6_QM_GLBL_SECURE_PROPS_4 0xF88020
39
40#define mmTPC6_QM_GLBL_NON_SECURE_PROPS_0 0xF88024
41
42#define mmTPC6_QM_GLBL_NON_SECURE_PROPS_1 0xF88028
43
44#define mmTPC6_QM_GLBL_NON_SECURE_PROPS_2 0xF8802C
45
46#define mmTPC6_QM_GLBL_NON_SECURE_PROPS_3 0xF88030
47
48#define mmTPC6_QM_GLBL_NON_SECURE_PROPS_4 0xF88034
49
50#define mmTPC6_QM_GLBL_STS0 0xF88038
51
52#define mmTPC6_QM_GLBL_STS1_0 0xF88040
53
54#define mmTPC6_QM_GLBL_STS1_1 0xF88044
55
56#define mmTPC6_QM_GLBL_STS1_2 0xF88048
57
58#define mmTPC6_QM_GLBL_STS1_3 0xF8804C
59
60#define mmTPC6_QM_GLBL_STS1_4 0xF88050
61
62#define mmTPC6_QM_GLBL_MSG_EN_0 0xF88054
63
64#define mmTPC6_QM_GLBL_MSG_EN_1 0xF88058
65
66#define mmTPC6_QM_GLBL_MSG_EN_2 0xF8805C
67
68#define mmTPC6_QM_GLBL_MSG_EN_3 0xF88060
69
70#define mmTPC6_QM_GLBL_MSG_EN_4 0xF88068
71
72#define mmTPC6_QM_PQ_BASE_LO_0 0xF88070
73
74#define mmTPC6_QM_PQ_BASE_LO_1 0xF88074
75
76#define mmTPC6_QM_PQ_BASE_LO_2 0xF88078
77
78#define mmTPC6_QM_PQ_BASE_LO_3 0xF8807C
79
80#define mmTPC6_QM_PQ_BASE_HI_0 0xF88080
81
82#define mmTPC6_QM_PQ_BASE_HI_1 0xF88084
83
84#define mmTPC6_QM_PQ_BASE_HI_2 0xF88088
85
86#define mmTPC6_QM_PQ_BASE_HI_3 0xF8808C
87
88#define mmTPC6_QM_PQ_SIZE_0 0xF88090
89
90#define mmTPC6_QM_PQ_SIZE_1 0xF88094
91
92#define mmTPC6_QM_PQ_SIZE_2 0xF88098
93
94#define mmTPC6_QM_PQ_SIZE_3 0xF8809C
95
96#define mmTPC6_QM_PQ_PI_0 0xF880A0
97
98#define mmTPC6_QM_PQ_PI_1 0xF880A4
99
100#define mmTPC6_QM_PQ_PI_2 0xF880A8
101
102#define mmTPC6_QM_PQ_PI_3 0xF880AC
103
104#define mmTPC6_QM_PQ_CI_0 0xF880B0
105
106#define mmTPC6_QM_PQ_CI_1 0xF880B4
107
108#define mmTPC6_QM_PQ_CI_2 0xF880B8
109
110#define mmTPC6_QM_PQ_CI_3 0xF880BC
111
112#define mmTPC6_QM_PQ_CFG0_0 0xF880C0
113
114#define mmTPC6_QM_PQ_CFG0_1 0xF880C4
115
116#define mmTPC6_QM_PQ_CFG0_2 0xF880C8
117
118#define mmTPC6_QM_PQ_CFG0_3 0xF880CC
119
120#define mmTPC6_QM_PQ_CFG1_0 0xF880D0
121
122#define mmTPC6_QM_PQ_CFG1_1 0xF880D4
123
124#define mmTPC6_QM_PQ_CFG1_2 0xF880D8
125
126#define mmTPC6_QM_PQ_CFG1_3 0xF880DC
127
128#define mmTPC6_QM_PQ_ARUSER_31_11_0 0xF880E0
129
130#define mmTPC6_QM_PQ_ARUSER_31_11_1 0xF880E4
131
132#define mmTPC6_QM_PQ_ARUSER_31_11_2 0xF880E8
133
134#define mmTPC6_QM_PQ_ARUSER_31_11_3 0xF880EC
135
136#define mmTPC6_QM_PQ_STS0_0 0xF880F0
137
138#define mmTPC6_QM_PQ_STS0_1 0xF880F4
139
140#define mmTPC6_QM_PQ_STS0_2 0xF880F8
141
142#define mmTPC6_QM_PQ_STS0_3 0xF880FC
143
144#define mmTPC6_QM_PQ_STS1_0 0xF88100
145
146#define mmTPC6_QM_PQ_STS1_1 0xF88104
147
148#define mmTPC6_QM_PQ_STS1_2 0xF88108
149
150#define mmTPC6_QM_PQ_STS1_3 0xF8810C
151
152#define mmTPC6_QM_CQ_CFG0_0 0xF88110
153
154#define mmTPC6_QM_CQ_CFG0_1 0xF88114
155
156#define mmTPC6_QM_CQ_CFG0_2 0xF88118
157
158#define mmTPC6_QM_CQ_CFG0_3 0xF8811C
159
160#define mmTPC6_QM_CQ_CFG0_4 0xF88120
161
162#define mmTPC6_QM_CQ_CFG1_0 0xF88124
163
164#define mmTPC6_QM_CQ_CFG1_1 0xF88128
165
166#define mmTPC6_QM_CQ_CFG1_2 0xF8812C
167
168#define mmTPC6_QM_CQ_CFG1_3 0xF88130
169
170#define mmTPC6_QM_CQ_CFG1_4 0xF88134
171
172#define mmTPC6_QM_CQ_ARUSER_31_11_0 0xF88138
173
174#define mmTPC6_QM_CQ_ARUSER_31_11_1 0xF8813C
175
176#define mmTPC6_QM_CQ_ARUSER_31_11_2 0xF88140
177
178#define mmTPC6_QM_CQ_ARUSER_31_11_3 0xF88144
179
180#define mmTPC6_QM_CQ_ARUSER_31_11_4 0xF88148
181
182#define mmTPC6_QM_CQ_STS0_0 0xF8814C
183
184#define mmTPC6_QM_CQ_STS0_1 0xF88150
185
186#define mmTPC6_QM_CQ_STS0_2 0xF88154
187
188#define mmTPC6_QM_CQ_STS0_3 0xF88158
189
190#define mmTPC6_QM_CQ_STS0_4 0xF8815C
191
192#define mmTPC6_QM_CQ_STS1_0 0xF88160
193
194#define mmTPC6_QM_CQ_STS1_1 0xF88164
195
196#define mmTPC6_QM_CQ_STS1_2 0xF88168
197
198#define mmTPC6_QM_CQ_STS1_3 0xF8816C
199
200#define mmTPC6_QM_CQ_STS1_4 0xF88170
201
202#define mmTPC6_QM_CQ_PTR_LO_0 0xF88174
203
204#define mmTPC6_QM_CQ_PTR_HI_0 0xF88178
205
206#define mmTPC6_QM_CQ_TSIZE_0 0xF8817C
207
208#define mmTPC6_QM_CQ_CTL_0 0xF88180
209
210#define mmTPC6_QM_CQ_PTR_LO_1 0xF88184
211
212#define mmTPC6_QM_CQ_PTR_HI_1 0xF88188
213
214#define mmTPC6_QM_CQ_TSIZE_1 0xF8818C
215
216#define mmTPC6_QM_CQ_CTL_1 0xF88190
217
218#define mmTPC6_QM_CQ_PTR_LO_2 0xF88194
219
220#define mmTPC6_QM_CQ_PTR_HI_2 0xF88198
221
222#define mmTPC6_QM_CQ_TSIZE_2 0xF8819C
223
224#define mmTPC6_QM_CQ_CTL_2 0xF881A0
225
226#define mmTPC6_QM_CQ_PTR_LO_3 0xF881A4
227
228#define mmTPC6_QM_CQ_PTR_HI_3 0xF881A8
229
230#define mmTPC6_QM_CQ_TSIZE_3 0xF881AC
231
232#define mmTPC6_QM_CQ_CTL_3 0xF881B0
233
234#define mmTPC6_QM_CQ_PTR_LO_4 0xF881B4
235
236#define mmTPC6_QM_CQ_PTR_HI_4 0xF881B8
237
238#define mmTPC6_QM_CQ_TSIZE_4 0xF881BC
239
240#define mmTPC6_QM_CQ_CTL_4 0xF881C0
241
242#define mmTPC6_QM_CQ_PTR_LO_STS_0 0xF881C4
243
244#define mmTPC6_QM_CQ_PTR_LO_STS_1 0xF881C8
245
246#define mmTPC6_QM_CQ_PTR_LO_STS_2 0xF881CC
247
248#define mmTPC6_QM_CQ_PTR_LO_STS_3 0xF881D0
249
250#define mmTPC6_QM_CQ_PTR_LO_STS_4 0xF881D4
251
252#define mmTPC6_QM_CQ_PTR_HI_STS_0 0xF881D8
253
254#define mmTPC6_QM_CQ_PTR_HI_STS_1 0xF881DC
255
256#define mmTPC6_QM_CQ_PTR_HI_STS_2 0xF881E0
257
258#define mmTPC6_QM_CQ_PTR_HI_STS_3 0xF881E4
259
260#define mmTPC6_QM_CQ_PTR_HI_STS_4 0xF881E8
261
262#define mmTPC6_QM_CQ_TSIZE_STS_0 0xF881EC
263
264#define mmTPC6_QM_CQ_TSIZE_STS_1 0xF881F0
265
266#define mmTPC6_QM_CQ_TSIZE_STS_2 0xF881F4
267
268#define mmTPC6_QM_CQ_TSIZE_STS_3 0xF881F8
269
270#define mmTPC6_QM_CQ_TSIZE_STS_4 0xF881FC
271
272#define mmTPC6_QM_CQ_CTL_STS_0 0xF88200
273
274#define mmTPC6_QM_CQ_CTL_STS_1 0xF88204
275
276#define mmTPC6_QM_CQ_CTL_STS_2 0xF88208
277
278#define mmTPC6_QM_CQ_CTL_STS_3 0xF8820C
279
280#define mmTPC6_QM_CQ_CTL_STS_4 0xF88210
281
282#define mmTPC6_QM_CQ_IFIFO_CNT_0 0xF88214
283
284#define mmTPC6_QM_CQ_IFIFO_CNT_1 0xF88218
285
286#define mmTPC6_QM_CQ_IFIFO_CNT_2 0xF8821C
287
288#define mmTPC6_QM_CQ_IFIFO_CNT_3 0xF88220
289
290#define mmTPC6_QM_CQ_IFIFO_CNT_4 0xF88224
291
292#define mmTPC6_QM_CP_MSG_BASE0_ADDR_LO_0 0xF88228
293
294#define mmTPC6_QM_CP_MSG_BASE0_ADDR_LO_1 0xF8822C
295
296#define mmTPC6_QM_CP_MSG_BASE0_ADDR_LO_2 0xF88230
297
298#define mmTPC6_QM_CP_MSG_BASE0_ADDR_LO_3 0xF88234
299
300#define mmTPC6_QM_CP_MSG_BASE0_ADDR_LO_4 0xF88238
301
302#define mmTPC6_QM_CP_MSG_BASE0_ADDR_HI_0 0xF8823C
303
304#define mmTPC6_QM_CP_MSG_BASE0_ADDR_HI_1 0xF88240
305
306#define mmTPC6_QM_CP_MSG_BASE0_ADDR_HI_2 0xF88244
307
308#define mmTPC6_QM_CP_MSG_BASE0_ADDR_HI_3 0xF88248
309
310#define mmTPC6_QM_CP_MSG_BASE0_ADDR_HI_4 0xF8824C
311
312#define mmTPC6_QM_CP_MSG_BASE1_ADDR_LO_0 0xF88250
313
314#define mmTPC6_QM_CP_MSG_BASE1_ADDR_LO_1 0xF88254
315
316#define mmTPC6_QM_CP_MSG_BASE1_ADDR_LO_2 0xF88258
317
318#define mmTPC6_QM_CP_MSG_BASE1_ADDR_LO_3 0xF8825C
319
320#define mmTPC6_QM_CP_MSG_BASE1_ADDR_LO_4 0xF88260
321
322#define mmTPC6_QM_CP_MSG_BASE1_ADDR_HI_0 0xF88264
323
324#define mmTPC6_QM_CP_MSG_BASE1_ADDR_HI_1 0xF88268
325
326#define mmTPC6_QM_CP_MSG_BASE1_ADDR_HI_2 0xF8826C
327
328#define mmTPC6_QM_CP_MSG_BASE1_ADDR_HI_3 0xF88270
329
330#define mmTPC6_QM_CP_MSG_BASE1_ADDR_HI_4 0xF88274
331
332#define mmTPC6_QM_CP_MSG_BASE2_ADDR_LO_0 0xF88278
333
334#define mmTPC6_QM_CP_MSG_BASE2_ADDR_LO_1 0xF8827C
335
336#define mmTPC6_QM_CP_MSG_BASE2_ADDR_LO_2 0xF88280
337
338#define mmTPC6_QM_CP_MSG_BASE2_ADDR_LO_3 0xF88284
339
340#define mmTPC6_QM_CP_MSG_BASE2_ADDR_LO_4 0xF88288
341
342#define mmTPC6_QM_CP_MSG_BASE2_ADDR_HI_0 0xF8828C
343
344#define mmTPC6_QM_CP_MSG_BASE2_ADDR_HI_1 0xF88290
345
346#define mmTPC6_QM_CP_MSG_BASE2_ADDR_HI_2 0xF88294
347
348#define mmTPC6_QM_CP_MSG_BASE2_ADDR_HI_3 0xF88298
349
350#define mmTPC6_QM_CP_MSG_BASE2_ADDR_HI_4 0xF8829C
351
352#define mmTPC6_QM_CP_MSG_BASE3_ADDR_LO_0 0xF882A0
353
354#define mmTPC6_QM_CP_MSG_BASE3_ADDR_LO_1 0xF882A4
355
356#define mmTPC6_QM_CP_MSG_BASE3_ADDR_LO_2 0xF882A8
357
358#define mmTPC6_QM_CP_MSG_BASE3_ADDR_LO_3 0xF882AC
359
360#define mmTPC6_QM_CP_MSG_BASE3_ADDR_LO_4 0xF882B0
361
362#define mmTPC6_QM_CP_MSG_BASE3_ADDR_HI_0 0xF882B4
363
364#define mmTPC6_QM_CP_MSG_BASE3_ADDR_HI_1 0xF882B8
365
366#define mmTPC6_QM_CP_MSG_BASE3_ADDR_HI_2 0xF882BC
367
368#define mmTPC6_QM_CP_MSG_BASE3_ADDR_HI_3 0xF882C0
369
370#define mmTPC6_QM_CP_MSG_BASE3_ADDR_HI_4 0xF882C4
371
372#define mmTPC6_QM_CP_LDMA_TSIZE_OFFSET_0 0xF882C8
373
374#define mmTPC6_QM_CP_LDMA_TSIZE_OFFSET_1 0xF882CC
375
376#define mmTPC6_QM_CP_LDMA_TSIZE_OFFSET_2 0xF882D0
377
378#define mmTPC6_QM_CP_LDMA_TSIZE_OFFSET_3 0xF882D4
379
380#define mmTPC6_QM_CP_LDMA_TSIZE_OFFSET_4 0xF882D8
381
382#define mmTPC6_QM_CP_LDMA_SRC_BASE_LO_OFFSET_0 0xF882E0
383
384#define mmTPC6_QM_CP_LDMA_SRC_BASE_LO_OFFSET_1 0xF882E4
385
386#define mmTPC6_QM_CP_LDMA_SRC_BASE_LO_OFFSET_2 0xF882E8
387
388#define mmTPC6_QM_CP_LDMA_SRC_BASE_LO_OFFSET_3 0xF882EC
389
390#define mmTPC6_QM_CP_LDMA_SRC_BASE_LO_OFFSET_4 0xF882F0
391
392#define mmTPC6_QM_CP_LDMA_DST_BASE_LO_OFFSET_0 0xF882F4
393
394#define mmTPC6_QM_CP_LDMA_DST_BASE_LO_OFFSET_1 0xF882F8
395
396#define mmTPC6_QM_CP_LDMA_DST_BASE_LO_OFFSET_2 0xF882FC
397
398#define mmTPC6_QM_CP_LDMA_DST_BASE_LO_OFFSET_3 0xF88300
399
400#define mmTPC6_QM_CP_LDMA_DST_BASE_LO_OFFSET_4 0xF88304
401
402#define mmTPC6_QM_CP_FENCE0_RDATA_0 0xF88308
403
404#define mmTPC6_QM_CP_FENCE0_RDATA_1 0xF8830C
405
406#define mmTPC6_QM_CP_FENCE0_RDATA_2 0xF88310
407
408#define mmTPC6_QM_CP_FENCE0_RDATA_3 0xF88314
409
410#define mmTPC6_QM_CP_FENCE0_RDATA_4 0xF88318
411
412#define mmTPC6_QM_CP_FENCE1_RDATA_0 0xF8831C
413
414#define mmTPC6_QM_CP_FENCE1_RDATA_1 0xF88320
415
416#define mmTPC6_QM_CP_FENCE1_RDATA_2 0xF88324
417
418#define mmTPC6_QM_CP_FENCE1_RDATA_3 0xF88328
419
420#define mmTPC6_QM_CP_FENCE1_RDATA_4 0xF8832C
421
422#define mmTPC6_QM_CP_FENCE2_RDATA_0 0xF88330
423
424#define mmTPC6_QM_CP_FENCE2_RDATA_1 0xF88334
425
426#define mmTPC6_QM_CP_FENCE2_RDATA_2 0xF88338
427
428#define mmTPC6_QM_CP_FENCE2_RDATA_3 0xF8833C
429
430#define mmTPC6_QM_CP_FENCE2_RDATA_4 0xF88340
431
432#define mmTPC6_QM_CP_FENCE3_RDATA_0 0xF88344
433
434#define mmTPC6_QM_CP_FENCE3_RDATA_1 0xF88348
435
436#define mmTPC6_QM_CP_FENCE3_RDATA_2 0xF8834C
437
438#define mmTPC6_QM_CP_FENCE3_RDATA_3 0xF88350
439
440#define mmTPC6_QM_CP_FENCE3_RDATA_4 0xF88354
441
442#define mmTPC6_QM_CP_FENCE0_CNT_0 0xF88358
443
444#define mmTPC6_QM_CP_FENCE0_CNT_1 0xF8835C
445
446#define mmTPC6_QM_CP_FENCE0_CNT_2 0xF88360
447
448#define mmTPC6_QM_CP_FENCE0_CNT_3 0xF88364
449
450#define mmTPC6_QM_CP_FENCE0_CNT_4 0xF88368
451
452#define mmTPC6_QM_CP_FENCE1_CNT_0 0xF8836C
453
454#define mmTPC6_QM_CP_FENCE1_CNT_1 0xF88370
455
456#define mmTPC6_QM_CP_FENCE1_CNT_2 0xF88374
457
458#define mmTPC6_QM_CP_FENCE1_CNT_3 0xF88378
459
460#define mmTPC6_QM_CP_FENCE1_CNT_4 0xF8837C
461
462#define mmTPC6_QM_CP_FENCE2_CNT_0 0xF88380
463
464#define mmTPC6_QM_CP_FENCE2_CNT_1 0xF88384
465
466#define mmTPC6_QM_CP_FENCE2_CNT_2 0xF88388
467
468#define mmTPC6_QM_CP_FENCE2_CNT_3 0xF8838C
469
470#define mmTPC6_QM_CP_FENCE2_CNT_4 0xF88390
471
472#define mmTPC6_QM_CP_FENCE3_CNT_0 0xF88394
473
474#define mmTPC6_QM_CP_FENCE3_CNT_1 0xF88398
475
476#define mmTPC6_QM_CP_FENCE3_CNT_2 0xF8839C
477
478#define mmTPC6_QM_CP_FENCE3_CNT_3 0xF883A0
479
480#define mmTPC6_QM_CP_FENCE3_CNT_4 0xF883A4
481
482#define mmTPC6_QM_CP_STS_0 0xF883A8
483
484#define mmTPC6_QM_CP_STS_1 0xF883AC
485
486#define mmTPC6_QM_CP_STS_2 0xF883B0
487
488#define mmTPC6_QM_CP_STS_3 0xF883B4
489
490#define mmTPC6_QM_CP_STS_4 0xF883B8
491
492#define mmTPC6_QM_CP_CURRENT_INST_LO_0 0xF883BC
493
494#define mmTPC6_QM_CP_CURRENT_INST_LO_1 0xF883C0
495
496#define mmTPC6_QM_CP_CURRENT_INST_LO_2 0xF883C4
497
498#define mmTPC6_QM_CP_CURRENT_INST_LO_3 0xF883C8
499
500#define mmTPC6_QM_CP_CURRENT_INST_LO_4 0xF883CC
501
502#define mmTPC6_QM_CP_CURRENT_INST_HI_0 0xF883D0
503
504#define mmTPC6_QM_CP_CURRENT_INST_HI_1 0xF883D4
505
506#define mmTPC6_QM_CP_CURRENT_INST_HI_2 0xF883D8
507
508#define mmTPC6_QM_CP_CURRENT_INST_HI_3 0xF883DC
509
510#define mmTPC6_QM_CP_CURRENT_INST_HI_4 0xF883E0
511
512#define mmTPC6_QM_CP_BARRIER_CFG_0 0xF883F4
513
514#define mmTPC6_QM_CP_BARRIER_CFG_1 0xF883F8
515
516#define mmTPC6_QM_CP_BARRIER_CFG_2 0xF883FC
517
518#define mmTPC6_QM_CP_BARRIER_CFG_3 0xF88400
519
520#define mmTPC6_QM_CP_BARRIER_CFG_4 0xF88404
521
522#define mmTPC6_QM_CP_DBG_0_0 0xF88408
523
524#define mmTPC6_QM_CP_DBG_0_1 0xF8840C
525
526#define mmTPC6_QM_CP_DBG_0_2 0xF88410
527
528#define mmTPC6_QM_CP_DBG_0_3 0xF88414
529
530#define mmTPC6_QM_CP_DBG_0_4 0xF88418
531
532#define mmTPC6_QM_CP_ARUSER_31_11_0 0xF8841C
533
534#define mmTPC6_QM_CP_ARUSER_31_11_1 0xF88420
535
536#define mmTPC6_QM_CP_ARUSER_31_11_2 0xF88424
537
538#define mmTPC6_QM_CP_ARUSER_31_11_3 0xF88428
539
540#define mmTPC6_QM_CP_ARUSER_31_11_4 0xF8842C
541
542#define mmTPC6_QM_CP_AWUSER_31_11_0 0xF88430
543
544#define mmTPC6_QM_CP_AWUSER_31_11_1 0xF88434
545
546#define mmTPC6_QM_CP_AWUSER_31_11_2 0xF88438
547
548#define mmTPC6_QM_CP_AWUSER_31_11_3 0xF8843C
549
550#define mmTPC6_QM_CP_AWUSER_31_11_4 0xF88440
551
552#define mmTPC6_QM_ARB_CFG_0 0xF88A00
553
554#define mmTPC6_QM_ARB_CHOISE_Q_PUSH 0xF88A04
555
556#define mmTPC6_QM_ARB_WRR_WEIGHT_0 0xF88A08
557
558#define mmTPC6_QM_ARB_WRR_WEIGHT_1 0xF88A0C
559
560#define mmTPC6_QM_ARB_WRR_WEIGHT_2 0xF88A10
561
562#define mmTPC6_QM_ARB_WRR_WEIGHT_3 0xF88A14
563
564#define mmTPC6_QM_ARB_CFG_1 0xF88A18
565
566#define mmTPC6_QM_ARB_MST_AVAIL_CRED_0 0xF88A20
567
568#define mmTPC6_QM_ARB_MST_AVAIL_CRED_1 0xF88A24
569
570#define mmTPC6_QM_ARB_MST_AVAIL_CRED_2 0xF88A28
571
572#define mmTPC6_QM_ARB_MST_AVAIL_CRED_3 0xF88A2C
573
574#define mmTPC6_QM_ARB_MST_AVAIL_CRED_4 0xF88A30
575
576#define mmTPC6_QM_ARB_MST_AVAIL_CRED_5 0xF88A34
577
578#define mmTPC6_QM_ARB_MST_AVAIL_CRED_6 0xF88A38
579
580#define mmTPC6_QM_ARB_MST_AVAIL_CRED_7 0xF88A3C
581
582#define mmTPC6_QM_ARB_MST_AVAIL_CRED_8 0xF88A40
583
584#define mmTPC6_QM_ARB_MST_AVAIL_CRED_9 0xF88A44
585
586#define mmTPC6_QM_ARB_MST_AVAIL_CRED_10 0xF88A48
587
588#define mmTPC6_QM_ARB_MST_AVAIL_CRED_11 0xF88A4C
589
590#define mmTPC6_QM_ARB_MST_AVAIL_CRED_12 0xF88A50
591
592#define mmTPC6_QM_ARB_MST_AVAIL_CRED_13 0xF88A54
593
594#define mmTPC6_QM_ARB_MST_AVAIL_CRED_14 0xF88A58
595
596#define mmTPC6_QM_ARB_MST_AVAIL_CRED_15 0xF88A5C
597
598#define mmTPC6_QM_ARB_MST_AVAIL_CRED_16 0xF88A60
599
600#define mmTPC6_QM_ARB_MST_AVAIL_CRED_17 0xF88A64
601
602#define mmTPC6_QM_ARB_MST_AVAIL_CRED_18 0xF88A68
603
604#define mmTPC6_QM_ARB_MST_AVAIL_CRED_19 0xF88A6C
605
606#define mmTPC6_QM_ARB_MST_AVAIL_CRED_20 0xF88A70
607
608#define mmTPC6_QM_ARB_MST_AVAIL_CRED_21 0xF88A74
609
610#define mmTPC6_QM_ARB_MST_AVAIL_CRED_22 0xF88A78
611
612#define mmTPC6_QM_ARB_MST_AVAIL_CRED_23 0xF88A7C
613
614#define mmTPC6_QM_ARB_MST_AVAIL_CRED_24 0xF88A80
615
616#define mmTPC6_QM_ARB_MST_AVAIL_CRED_25 0xF88A84
617
618#define mmTPC6_QM_ARB_MST_AVAIL_CRED_26 0xF88A88
619
620#define mmTPC6_QM_ARB_MST_AVAIL_CRED_27 0xF88A8C
621
622#define mmTPC6_QM_ARB_MST_AVAIL_CRED_28 0xF88A90
623
624#define mmTPC6_QM_ARB_MST_AVAIL_CRED_29 0xF88A94
625
626#define mmTPC6_QM_ARB_MST_AVAIL_CRED_30 0xF88A98
627
628#define mmTPC6_QM_ARB_MST_AVAIL_CRED_31 0xF88A9C
629
630#define mmTPC6_QM_ARB_MST_CRED_INC 0xF88AA0
631
632#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_0 0xF88AA4
633
634#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_1 0xF88AA8
635
636#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_2 0xF88AAC
637
638#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_3 0xF88AB0
639
640#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_4 0xF88AB4
641
642#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_5 0xF88AB8
643
644#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_6 0xF88ABC
645
646#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_7 0xF88AC0
647
648#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_8 0xF88AC4
649
650#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_9 0xF88AC8
651
652#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_10 0xF88ACC
653
654#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_11 0xF88AD0
655
656#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_12 0xF88AD4
657
658#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_13 0xF88AD8
659
660#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_14 0xF88ADC
661
662#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_15 0xF88AE0
663
664#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_16 0xF88AE4
665
666#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_17 0xF88AE8
667
668#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_18 0xF88AEC
669
670#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_19 0xF88AF0
671
672#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_20 0xF88AF4
673
674#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_21 0xF88AF8
675
676#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_22 0xF88AFC
677
678#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_23 0xF88B00
679
680#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_24 0xF88B04
681
682#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_25 0xF88B08
683
684#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_26 0xF88B0C
685
686#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_27 0xF88B10
687
688#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_28 0xF88B14
689
690#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_29 0xF88B18
691
692#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_30 0xF88B1C
693
694#define mmTPC6_QM_ARB_MST_CHOISE_PUSH_OFST_31 0xF88B20
695
696#define mmTPC6_QM_ARB_SLV_MASTER_INC_CRED_OFST 0xF88B28
697
698#define mmTPC6_QM_ARB_MST_SLAVE_EN 0xF88B2C
699
700#define mmTPC6_QM_ARB_MST_QUIET_PER 0xF88B34
701
702#define mmTPC6_QM_ARB_SLV_CHOISE_WDT 0xF88B38
703
704#define mmTPC6_QM_ARB_SLV_ID 0xF88B3C
705
706#define mmTPC6_QM_ARB_MSG_MAX_INFLIGHT 0xF88B44
707
708#define mmTPC6_QM_ARB_MSG_AWUSER_31_11 0xF88B48
709
710#define mmTPC6_QM_ARB_MSG_AWUSER_SEC_PROP 0xF88B4C
711
712#define mmTPC6_QM_ARB_MSG_AWUSER_NON_SEC_PROP 0xF88B50
713
714#define mmTPC6_QM_ARB_BASE_LO 0xF88B54
715
716#define mmTPC6_QM_ARB_BASE_HI 0xF88B58
717
718#define mmTPC6_QM_ARB_STATE_STS 0xF88B80
719
720#define mmTPC6_QM_ARB_CHOISE_FULLNESS_STS 0xF88B84
721
722#define mmTPC6_QM_ARB_MSG_STS 0xF88B88
723
724#define mmTPC6_QM_ARB_SLV_CHOISE_Q_HEAD 0xF88B8C
725
726#define mmTPC6_QM_ARB_ERR_CAUSE 0xF88B9C
727
728#define mmTPC6_QM_ARB_ERR_MSG_EN 0xF88BA0
729
730#define mmTPC6_QM_ARB_ERR_STS_DRP 0xF88BA8
731
732#define mmTPC6_QM_ARB_MST_CRED_STS_0 0xF88BB0
733
734#define mmTPC6_QM_ARB_MST_CRED_STS_1 0xF88BB4
735
736#define mmTPC6_QM_ARB_MST_CRED_STS_2 0xF88BB8
737
738#define mmTPC6_QM_ARB_MST_CRED_STS_3 0xF88BBC
739
740#define mmTPC6_QM_ARB_MST_CRED_STS_4 0xF88BC0
741
742#define mmTPC6_QM_ARB_MST_CRED_STS_5 0xF88BC4
743
744#define mmTPC6_QM_ARB_MST_CRED_STS_6 0xF88BC8
745
746#define mmTPC6_QM_ARB_MST_CRED_STS_7 0xF88BCC
747
748#define mmTPC6_QM_ARB_MST_CRED_STS_8 0xF88BD0
749
750#define mmTPC6_QM_ARB_MST_CRED_STS_9 0xF88BD4
751
752#define mmTPC6_QM_ARB_MST_CRED_STS_10 0xF88BD8
753
754#define mmTPC6_QM_ARB_MST_CRED_STS_11 0xF88BDC
755
756#define mmTPC6_QM_ARB_MST_CRED_STS_12 0xF88BE0
757
758#define mmTPC6_QM_ARB_MST_CRED_STS_13 0xF88BE4
759
760#define mmTPC6_QM_ARB_MST_CRED_STS_14 0xF88BE8
761
762#define mmTPC6_QM_ARB_MST_CRED_STS_15 0xF88BEC
763
764#define mmTPC6_QM_ARB_MST_CRED_STS_16 0xF88BF0
765
766#define mmTPC6_QM_ARB_MST_CRED_STS_17 0xF88BF4
767
768#define mmTPC6_QM_ARB_MST_CRED_STS_18 0xF88BF8
769
770#define mmTPC6_QM_ARB_MST_CRED_STS_19 0xF88BFC
771
772#define mmTPC6_QM_ARB_MST_CRED_STS_20 0xF88C00
773
774#define mmTPC6_QM_ARB_MST_CRED_STS_21 0xF88C04
775
776#define mmTPC6_QM_ARB_MST_CRED_STS_22 0xF88C08
777
778#define mmTPC6_QM_ARB_MST_CRED_STS_23 0xF88C0C
779
780#define mmTPC6_QM_ARB_MST_CRED_STS_24 0xF88C10
781
782#define mmTPC6_QM_ARB_MST_CRED_STS_25 0xF88C14
783
784#define mmTPC6_QM_ARB_MST_CRED_STS_26 0xF88C18
785
786#define mmTPC6_QM_ARB_MST_CRED_STS_27 0xF88C1C
787
788#define mmTPC6_QM_ARB_MST_CRED_STS_28 0xF88C20
789
790#define mmTPC6_QM_ARB_MST_CRED_STS_29 0xF88C24
791
792#define mmTPC6_QM_ARB_MST_CRED_STS_30 0xF88C28
793
794#define mmTPC6_QM_ARB_MST_CRED_STS_31 0xF88C2C
795
796#define mmTPC6_QM_CGM_CFG 0xF88C70
797
798#define mmTPC6_QM_CGM_STS 0xF88C74
799
800#define mmTPC6_QM_CGM_CFG1 0xF88C78
801
802#define mmTPC6_QM_LOCAL_RANGE_BASE 0xF88C80
803
804#define mmTPC6_QM_LOCAL_RANGE_SIZE 0xF88C84
805
806#define mmTPC6_QM_CSMR_STRICT_PRIO_CFG 0xF88C90
807
808#define mmTPC6_QM_HBW_RD_RATE_LIM_CFG_1 0xF88C94
809
810#define mmTPC6_QM_LBW_WR_RATE_LIM_CFG_0 0xF88C98
811
812#define mmTPC6_QM_LBW_WR_RATE_LIM_CFG_1 0xF88C9C
813
814#define mmTPC6_QM_HBW_RD_RATE_LIM_CFG_0 0xF88CA0
815
816#define mmTPC6_QM_GLBL_AXCACHE 0xF88CA4
817
818#define mmTPC6_QM_IND_GW_APB_CFG 0xF88CB0
819
820#define mmTPC6_QM_IND_GW_APB_WDATA 0xF88CB4
821
822#define mmTPC6_QM_IND_GW_APB_RDATA 0xF88CB8
823
824#define mmTPC6_QM_IND_GW_APB_STATUS 0xF88CBC
825
826#define mmTPC6_QM_GLBL_ERR_ADDR_LO 0xF88CD0
827
828#define mmTPC6_QM_GLBL_ERR_ADDR_HI 0xF88CD4
829
830#define mmTPC6_QM_GLBL_ERR_WDATA 0xF88CD8
831
832#define mmTPC6_QM_GLBL_MEM_INIT_BUSY 0xF88D00
833
834#endif /* ASIC_REG_TPC6_QM_REGS_H_ */
835

source code of linux/drivers/accel/habanalabs/include/gaudi/asic_reg/tpc6_qm_regs.h